設備DDR測試方案

來源: 發(fā)布時間:2025-03-30

DDR測試

要注意的是,由于DDR的總線上存在內存控制器和內存顆粒兩種主要芯片,所以DDR的信號質量測試理論上也應該同時涉及這兩類芯片的測試。但是由于JEDEC只規(guī)定了對于內存顆粒這一側的信號質量的要求,因此DDR的自動測試軟件也只對這一側的信號質量進行測試。對于內存控制器一側的信號質量來說,不同控制器芯片廠商有不同的要求,目前沒有統(tǒng)一的規(guī)范,因此其信號質量的測試還只能使用手動的方法。這時用戶可以在內存控制器一側選擇測試點,并借助合適的信號讀/寫分離手段來進行手動測試。 DDR的信號探測技術方法;設備DDR測試方案

設備DDR測試方案,DDR測試

如何測試DDR?

DDR測試有具有不同要求的兩個方面:芯片級測試DDR芯片測試既在初期晶片階段也在封裝階段進行。采用的測試儀通常是內存自動測試設備,其價值一般在數百萬美元以上。測試儀的部分是一臺可編程的高分辨信號發(fā)生器。測試工程師通過編程來模擬實際工作環(huán)境;另外,他也可以對計時脈沖邊沿前后進行微調來尋找平衡點。自動測試儀(ATE)系統(tǒng)也存在缺陷。它產生的任意波形數量受制于其本身的后備映象隨機內存和算法生成程序。由于映象隨機內存深度的局限性,使波形只能在自己的循環(huán)內重復。因為DDR帶寬和速度是普通SDR的二倍,所以波形變化也應是其二倍。因此,測試儀的映象隨機內存容量會很快被消耗殆盡。為此,要保證一定的測試分辨率,就必須增大測試儀的內存。建立測試頭也是一個棘手的問題。因為DDR內存的數據讀取窗口有1—2ns,所以管腳驅動器的上升和下降時間非常關鍵。為保證在數據眼中心進行信號轉換,需要較好的管腳驅動器轉向速度。在頻率為266MHz時,開始出現(xiàn)傳輸線反射。設計工程師發(fā)現(xiàn)在設計測試平臺時必須遵循直線律。為保證信號的統(tǒng)一性,必須對測試頭布局進行傳輸線模擬。管腳驅動器強度必須能比較大限度降低高頻信號反射。 設備DDR測試方案DDR測試眼圖測試時序測試抖動測試;

設備DDR測試方案,DDR測試

14.在本發(fā)明的一個實施例中,所述相關信號包括dqs信號、clk信號和dq信號,所述標志信號為dqs信號。15.在本發(fā)明的一個實施例中,所述根據標志信號對示波器進行相關參數配置,具體包括:16.利用示波器分別采集標志信號在數據讀取和數據寫入過程中的電平幅值;17.對標志信號在數據讀取和數據寫入過程中的電平幅值進行比較,確定標志信號的電平閾值;18.在示波器中配置標志信號的電平閾值。19.在本發(fā)明的一個實施例中,所述利用示波器的觸發(fā)功能將ddr4內存的讀寫信號進行信號分離,具體包括:20.將標志信號的實時電平幅值與標志信號的電平閾值進行比較;21.將大于電平閾值的標志信號和小于電平閾值的標志信號分別進行信號的分離,得到數據讀取和數據寫入過程中的標志信號。

DDR測試

DDR5的接收端容限測試

前面我們在介紹USB3.0、PCIe等高速串行總線的測試時提到過很多高速的串行總線由于接收端放置有均衡器,因此需要進行接收容限的測試以驗證接收均衡器和CDR在惡劣信號下的表現(xiàn)。對于DDR來說,DDR4及之前的總線接收端還相對比較簡單,只是做一些匹配、時延、閾值的調整。但到了DDR5時代(圖5.19),由于信號速率更高,因此接收端也開始采用很多高速串行總線中使用的可變增益調整以及均衡器技術,這也使得DDR5測試中必須關注接收均衡器的影響,這是之前的DDR測試中不曾涉及的。 DDR4信號質量自動測試軟件;

設備DDR測試方案,DDR測試


DDR測試

主要的DDR相關規(guī)范,對發(fā)布時間、工作頻率、數據 位寬、工作電壓、參考電壓、內存容量、預取長度、端接、接收機均衡等參數做了從DDR1 到 DDR5的電氣特性詳細對比。可以看出DDR在向著更低電壓、更高性能、更大容量方向演 進,同時也在逐漸采用更先進的工藝和更復雜的技術來實現(xiàn)這些目標。以DDR5為例,相 對于之前的技術做了一系列的技術改進,比如在接收機內部有均衡器補償高頻損耗和碼間 干擾影響、支持CA/CS訓練優(yōu)化信號時序、支持總線反轉和鏡像引腳優(yōu)化布線、支持片上 ECC/CRC提高數據訪問可靠性、支持Loopback(環(huán)回)便于IC調測等。 DDR有那些測試解決方案;設備DDR測試方案

DDR協(xié)議檢查后生成的測試報告;設備DDR測試方案

DDR測試

什么是DDR?

DDR是雙倍數據速率(DoubleDataRate)。DDR與普通同步動態(tài)隨機內存(DRAM)非常相象。普通同步DRAM(現(xiàn)在被稱為SDR)與標準DRAM有所不同。標準的DRAM接收的地址命令由二個地址字組成。為節(jié)省輸入管腳,采用了復用方式。地址字由行地址選通(RAS)鎖存在DRAM芯片。緊隨RAS命令之后,列地址選通(CAS)鎖存第二地址字。經過RAS和CAS,存儲的數據可以被讀取。同步動態(tài)隨機內存(SDRDRAM)將時鐘與標準DRAM結合,RAS、CAS、數據有效均在時鐘脈沖的上升邊沿被啟動。根據時鐘指示,可以預測數據和其它信號的位置。因而,數據鎖存選通可以精確定位。由于數據有效窗口的可預計性,所以可將內存劃分成4個組進行內部單元的預充電和預獲取。通過突發(fā)模式,可進行連續(xù)地址獲取而不必重復RAS選通。連續(xù)CAS選通可對來自相同行的數據進行讀取。 設備DDR測試方案