首先來(lái)看一下惡劣信號(hào)的定義,不是隨便一個(gè)信號(hào)就可以,且惡劣程度要有精確定義才 能保證測(cè)量的重復(fù)性。通常把用于接收端容限測(cè)試的這個(gè)惡劣信號(hào)叫作Stress Eye,即壓 力眼圖,實(shí)際上是借鑒了光通信的叫法。這個(gè)信號(hào)是用高性能的誤碼儀先產(chǎn)生一個(gè)純凈的 帶特定預(yù)加重的信號(hào),然后在這個(gè)信號(hào)上疊加精確控制的隨機(jī)抖動(dòng)(RJ)、周期抖動(dòng)(SJ)、差 模和共模噪聲以及碼間干擾(ISI)。為了確定每個(gè)成分的大小都符合規(guī)范的要求,測(cè)試之前需要先用示波器對(duì)誤碼儀輸出的信號(hào)進(jìn)行校準(zhǔn)。其中,ISI抖動(dòng)是由PCIe協(xié)會(huì)提供的測(cè)試 夾具產(chǎn)生,其夾具上會(huì)模擬典型的主板或者插卡的PCB走線對(duì)信號(hào)的影響。在PCIe3.0的 CBB夾具上,增加了專門的Riser板以模擬服務(wù)器等應(yīng)用場(chǎng)合的走線對(duì)信號(hào)的影響;而在 PCIe4.0和PCIe5.0的夾具上,更是增加了專門的可變ISI的測(cè)試板用于模擬和調(diào)整ISI的 影響。PCI-E 3.0測(cè)試接收端的變化;安徽信號(hào)完整性測(cè)試PCI-E測(cè)試
簡(jiǎn)單總結(jié)一下,PCIe4.0和PCIe3.0在物理層技術(shù)上的相同點(diǎn)和不同點(diǎn)有:(1)PCIe4.0的數(shù)據(jù)速率提高到了16Gbps,并向下兼容前代速率;(2)都采用128b/130b數(shù)據(jù)編碼方式;(3)發(fā)送端都采用3階預(yù)加重和11種Preset;(4)接收端都有CTLE和DFE的均衡;(5)PCIe3.0是1抽頭DFE,PCIe4.0是2抽頭DFE;(6)PCIe4.0接收芯片的LaneMargin功能為強(qiáng)制要求(7)PCIe4.0的鏈路長(zhǎng)度縮減到12英寸,多1個(gè)連接器,更長(zhǎng)鏈路需要Retimer;(8)為了支持應(yīng)對(duì)鏈路損耗以及不同鏈路的情況,新開發(fā)的PCle3.0芯片和全部PCIe4.0芯片都需要支持動(dòng)態(tài)鏈路協(xié)商功能;安徽信號(hào)完整性測(cè)試PCI-E測(cè)試PCIE 3.0的發(fā)射機(jī)物理層測(cè)試;
PCIe4.0的物理層技術(shù)PCIe標(biāo)準(zhǔn)自從推出以來(lái),1代和2代標(biāo)準(zhǔn)已經(jīng)在PC和Server上使用10多年時(shí)間,正在逐漸退出市場(chǎng)。出于支持更高總線數(shù)據(jù)吞吐率的目的,PCI-SIG組織分別在2010年和2017年制定了PCIe3.0和PCIe4.0規(guī)范,數(shù)據(jù)速率分別達(dá)到8Gbps和16Gbps。目前,PCIe3.0和PCle4.0已經(jīng)在Server及PC上使用,PCIe5.0也在商用過(guò)程中。每一代PCIe規(guī)范更新的目的,都是要盡可能在原有PCB板材和接插件的基礎(chǔ)上提供比前代高一倍的有效數(shù)據(jù)傳輸速率,同時(shí)保持和原有速率的兼容。別看這是一個(gè)簡(jiǎn)單的目的,但實(shí)現(xiàn)起來(lái)并不容易。
克勞德高速數(shù)字信號(hào)測(cè)試實(shí)驗(yàn)室致敬信息論創(chuàng)始人克勞德·艾爾伍德·香農(nóng),以成為高數(shù)信號(hào)傳輸測(cè)試界的帶頭者為奮斗目標(biāo)??藙诘赂咚贁?shù)字信號(hào)測(cè)試實(shí)驗(yàn)室重心團(tuán)隊(duì)成員從業(yè)測(cè)試領(lǐng)域10年以上。實(shí)驗(yàn)室配套KEYSIGHT/TEK主流系列示波器、誤碼儀、協(xié)議分析儀、矢量網(wǎng)絡(luò)分析儀及附件,使用PCIE/USB-IF/WILDER等行業(yè)指定品牌夾具。堅(jiān)持以專業(yè)的技術(shù)人員,嚴(yán)格按照行業(yè)測(cè)試規(guī)范,配備高性能的權(quán)能測(cè)試設(shè)備,提供給客戶更精細(xì)更權(quán)能的全方面的專業(yè)服務(wù)??藙诘赂咚贁?shù)字信號(hào)測(cè)試實(shí)驗(yàn)室提供具深度的專業(yè)知識(shí)及一系列認(rèn)證測(cè)試、預(yù)認(rèn)證測(cè)試及錯(cuò)誤排除信號(hào)完整性測(cè)試、多端口矩陣測(cè)試、HDMI測(cè)試、USB測(cè)試,PCI-E測(cè)試等方面測(cè)試服務(wù)。多個(gè)cpu socket的系統(tǒng)時(shí),如何枚舉的?
為了克服大的通道損耗,PCle5.0接收端的均衡能力也會(huì)更強(qiáng)一些。比如接收端的 CTLE均衡器采用了2階的CTLE均衡,其損耗/增益曲線有4個(gè)極點(diǎn)和2個(gè)零點(diǎn),其直流增益可以在-5~ - 15dB之間以1dB的分辨率進(jìn)行調(diào)整,以精確補(bǔ)償通道損耗的 影響。同時(shí),為了更好地補(bǔ)償信號(hào)反射、串?dāng)_的影響,其接收端的DFE均衡器也使用了更復(fù) 雜的3-Tap均衡器。對(duì)于發(fā)射端來(lái)說(shuō),PCle5.0相對(duì)于PCIe4.0和PCIe3.0來(lái)說(shuō)變化不大, 仍然是3階的FIR預(yù)加重以及11種預(yù)設(shè)好的Preset組合。PCI-e的軟件編程接口;安徽信號(hào)完整性測(cè)試PCI-E測(cè)試
為什么PCI-E3.0開始重視接收端的容限測(cè)試?安徽信號(hào)完整性測(cè)試PCI-E測(cè)試
相應(yīng)地,在CC模式下參考時(shí)鐘的 抖動(dòng)測(cè)試中,也會(huì)要求測(cè)試軟件能夠很好地模擬發(fā)送端和接收端抖動(dòng)傳遞函數(shù)的影響。而 在IR模式下,主板和插卡可以采用不同的參考時(shí)鐘,可以為一些特殊的不太方便進(jìn)行參考 時(shí)鐘傳遞的應(yīng)用場(chǎng)景(比如通過(guò)Cable連接時(shí))提供便利,但由于收發(fā)端參考時(shí)鐘不同源,所 以對(duì)于收發(fā)端的設(shè)計(jì)難度要大一些(比如Buffer深度以及時(shí)鐘頻差調(diào)整機(jī)制)。IR模式下 用戶可以根據(jù)需要在參考時(shí)鐘以及PLL的抖動(dòng)之間做一些折中和平衡,保證*終的發(fā)射機(jī) 抖動(dòng)指標(biāo)即可。圖4.9是PCIe4.0規(guī)范參考時(shí)鐘時(shí)的時(shí)鐘架構(gòu),以及不同速率下對(duì)于 芯片Refclk抖動(dòng)的要求。安徽信號(hào)完整性測(cè)試PCI-E測(cè)試