DDR測試
什么是DDR?
DDR是雙倍數(shù)據(jù)速率(DoubleDataRate)。DDR與普通同步動態(tài)隨機(jī)內(nèi)存(DRAM)非常相象。普通同步DRAM(現(xiàn)在被稱為SDR)與標(biāo)準(zhǔn)DRAM有所不同。標(biāo)準(zhǔn)的DRAM接收的地址命令由二個地址字組成。為節(jié)省輸入管腳,采用了復(fù)用方式。地址字由行地址選通(RAS)鎖存在DRAM芯片。緊隨RAS命令之后,列地址選通(CAS)鎖存第二地址字。經(jīng)過RAS和CAS,存儲的數(shù)據(jù)可以被讀取。同步動態(tài)隨機(jī)內(nèi)存(SDRDRAM)將時鐘與標(biāo)準(zhǔn)DRAM結(jié)合,RAS、CAS、數(shù)據(jù)有效均在時鐘脈沖的上升邊沿被啟動。根據(jù)時鐘指示,可以預(yù)測數(shù)據(jù)和其它信號的位置。因而,數(shù)據(jù)鎖存選通可以精確定位。由于數(shù)據(jù)有效窗口的可預(yù)計(jì)性,所以可將內(nèi)存劃分成4個組進(jìn)行內(nèi)部單元的預(yù)充電和預(yù)獲取。通過突發(fā)模式,可進(jìn)行連續(xù)地址獲取而不必重復(fù)RAS選通。連續(xù)CAS選通可對來自相同行的數(shù)據(jù)進(jìn)行讀取。 協(xié)助DDR有那些工具測試;電氣性能測試DDR測試檢查
7.時序?qū)τ跁r序的計(jì)算和分析在一些相關(guān)文獻(xiàn)里有詳細(xì)的介紹,下面列出需要設(shè)置和分析的8個方面:1)寫建立分析:DQvs.DQS2)寫保持分析:DQvs.DQS3)讀建立分析:DQvs.DQS4)讀保持分析:DQvs.DQS5)寫建立分析:DQSvs.CLK6)寫保持分析:DQSvs.CLK7)寫建立分析:ADDR/CMD/CNTRLvs.CLK8)寫保持分析:ADDR/CMD/CNTRLvs.CLK
一個針對寫建立(WriteSetup)分析的例子。表中的一些數(shù)據(jù)需要從控制器和存儲器廠家獲取,段”Interconnect”的數(shù)據(jù)是取之于SI仿真工具。對于DDR2上面所有的8項(xiàng)都是需要分析的,而對于DDR3,5項(xiàng)和6項(xiàng)不需要考慮。在PCB設(shè)計(jì)時,長度方面的容差必須要保證totalmargin是正的。 電氣性能測試DDR測試高速信號傳輸DDR有那些測試解決方案;
DDR測試
在進(jìn)行接收容限測試時,需要用到多通道的誤碼儀產(chǎn)生帶壓力的DQ、DQS等信號。測試中被測件工作在環(huán)回模式,DQ引腳接收的數(shù)據(jù)經(jīng)被測件轉(zhuǎn)發(fā)并通過LBD引腳輸出到誤碼儀的誤碼檢測端口。在測試前需要用示波器對誤碼儀輸出的信號進(jìn)行校準(zhǔn),如DQS與DQ的時延校準(zhǔn)、信號幅度校準(zhǔn)、DCD與RJ抖動校準(zhǔn)、壓力眼校準(zhǔn)、均衡校準(zhǔn)等。圖5.21展示了一整套DDR5接收端容限測試的環(huán)境。
克勞德高速數(shù)字信號測試實(shí)驗(yàn)室
地址:深圳市南山區(qū)南頭街道中祥路8號君翔達(dá)大廈A棟2樓H區(qū)
14.在本發(fā)明的一個實(shí)施例中,所述相關(guān)信號包括dqs信號、clk信號和dq信號,所述標(biāo)志信號為dqs信號。15.在本發(fā)明的一個實(shí)施例中,所述根據(jù)標(biāo)志信號對示波器進(jìn)行相關(guān)參數(shù)配置,具體包括:16.利用示波器分別采集標(biāo)志信號在數(shù)據(jù)讀取和數(shù)據(jù)寫入過程中的電平幅值;17.對標(biāo)志信號在數(shù)據(jù)讀取和數(shù)據(jù)寫入過程中的電平幅值進(jìn)行比較,確定標(biāo)志信號的電平閾值;18.在示波器中配置標(biāo)志信號的電平閾值。19.在本發(fā)明的一個實(shí)施例中,所述利用示波器的觸發(fā)功能將ddr4內(nèi)存的讀寫信號進(jìn)行信號分離,具體包括:20.將標(biāo)志信號的實(shí)時電平幅值與標(biāo)志信號的電平閾值進(jìn)行比較;21.將大于電平閾值的標(biāo)志信號和小于電平閾值的標(biāo)志信號分別進(jìn)行信號的分離,得到數(shù)據(jù)讀取和數(shù)據(jù)寫入過程中的標(biāo)志信號。DDR3總線的解碼方法;
DDR測試
DDR信號的要求是針對DDR顆粒的引腳上的,但是通常DDR芯片采用BGA封裝,引腳無法直接測試到。即使采用了BGA轉(zhuǎn)接板的方式,其測試到的信號與芯片引腳處的信號也仍然有一些差異。為了更好地得到芯片引腳處的信號質(zhì)量,一種常用的方法是在示波器中對PCB走線和測試夾具的影響進(jìn)行軟件的去嵌入(De-embedding)操作。去嵌入操作需要事先知道整個鏈路上各部分的S參數(shù)模型文件(通常通過仿真或者實(shí)測得到),并根據(jù)實(shí)際測試點(diǎn)和期望觀察到的點(diǎn)之間的傳輸函數(shù),來計(jì)算期望位置處的信號波形,再對這個信號做進(jìn)一步的波形參數(shù)測量和統(tǒng)計(jì)。圖5.15展示了典型的DDR4和DDR5信號質(zhì)量測試環(huán)境,以及在示波器中進(jìn)行去嵌入操作的界面。 DDR測試信號問題排查;電氣性能測試DDR測試檢查
DDR總線利用率和讀寫吞吐率的統(tǒng)計(jì);電氣性能測試DDR測試檢查
DDR測試
內(nèi)存條測試對內(nèi)存條測試的要求是千差萬別的。DDR內(nèi)存條的制造商假定已經(jīng)進(jìn)行過芯片級半導(dǎo)體故障的測試,因而他們的測試也就集中在功能執(zhí)行和組裝錯誤方面。通過采用DDR雙列直插內(nèi)存條和小型雙列直插內(nèi)存條,可以有三種不同內(nèi)存條測試儀方案:雙循環(huán)DDR讀取測試。這恐怕是簡單的測試儀方案。大多數(shù)的測試儀公司一般對他們現(xiàn)有的SDR測試儀作一些很小的改動就將它們作為DDR測試儀推出。SDR測試儀的寫方式是將同一數(shù)據(jù)寫在連續(xù)排列的二個位上。在讀取過程中,SDR測試儀能首先讀DDR內(nèi)存條的奇數(shù)位數(shù)據(jù)。然后,通過將數(shù)據(jù)鎖存平移半個時鐘周期,由第二循環(huán)讀偶數(shù)位。這使得測試儀能完全訪問DDR內(nèi)存單元。該方法沒有包括真正的突發(fā)測試,而且也不是真正的循環(huán)周期測試。
電氣性能測試DDR測試檢查