通道管理層:包括時鐘切換模塊和數(shù)據(jù)融合電路,時鐘切換模塊主要為數(shù)據(jù)處理邏輯提供時鐘信號,高速接收時提供主機發(fā)送過來并進行四分頻后的時鐘,低功耗傳輸時提供數(shù)據(jù)通道0總線異或而來的同步時鐘,TA傳輸時則提供本地時鐘作為電路的同步時鐘。數(shù)據(jù)融合模塊則將物理傳輸層輸出的數(shù)據(jù)進行融合,并進行多級緩存,以備協(xié)議層進行數(shù)據(jù)的ECC、CRC檢測及數(shù)據(jù)解碼操作。
協(xié)議層:對數(shù)據(jù)進行ECC和CRC檢測,并進行數(shù)據(jù)包的解碼,輸出相應(yīng)的控制信號,若檢測到MIPI協(xié)議所規(guī)定的底層協(xié)議錯誤,則標(biāo)志相應(yīng)的錯誤標(biāo)志,在TA傳輸則進行數(shù)據(jù)包的編碼發(fā)送到物理傳輸層。
應(yīng)用層:根據(jù)協(xié)議層數(shù)據(jù)包解碼結(jié)果,若是高速的圖像數(shù)據(jù),則將數(shù)據(jù)轉(zhuǎn)換成DPI格式輸出,若是低功耗數(shù)據(jù)或命令,則將數(shù)據(jù)轉(zhuǎn)換成DBI格式輸出。 MIP測試I接口到底是什么?青海機械MIPI測試
一般來說,比較器的失調(diào)電壓主要是由于輸入管不完全對稱引起的。當(dāng)比較器存在輸入失調(diào)時,流經(jīng)DPAIR2模塊中輸人對管的電流會不一致,從而造成流入NLOAD2模塊的電流大小也不一致。此時通過改變控制字,使itrimm電流與iconst電流大小不同,在NLOAD2模塊中通過電流鏡補償輸入對管引起的電流差異,使得vpp和vpn端口剩下的電流一致,從而實現(xiàn)offset補償。校準時,將比較器差分輸入端連接到地,通過對五位控制字從00000到11111掃描,再從11111到00000掃描,觀察比較器的輸出,從而得到合適的控制字,實現(xiàn)offset校準。經(jīng)仿真表明,該電路可實現(xiàn)+/-30mV的失調(diào)電壓校準。青海機械MIPI測試MIPI接口傳視頻速率;
MIPI-DSI接口電路構(gòu)架
MIPI-DSI從機接口電路主要包括4個模塊:物理傳輸層模塊、通道管理層模塊、協(xié)議層模塊以及應(yīng)用層模塊。
物理傳輸層:接收時鐘通道、數(shù)據(jù)通道0和數(shù)據(jù)通道1的高擺幅低功耗序列信號,并進行序列檢測,當(dāng)檢測到高速接收請求時,時鐘通道接收高速率低擺幅的差分DDR時鐘信號,并進行四分頻為數(shù)據(jù)處理邏輯提供并行數(shù)據(jù)傳輸時鐘,數(shù)據(jù)通道接收高速率低擺幅的差分數(shù)據(jù)信號,并進行串并轉(zhuǎn)換輸出8位的并行數(shù)據(jù)到通道管理層,數(shù)據(jù)通道0在檢測進入Escape模式時,則接收高擺幅低速率的數(shù)據(jù)和命令,并進行串并轉(zhuǎn)換輸出到通道管理層;在檢測到TA(turnaround)請求時,則將從機的數(shù)據(jù)或命令進行串行化,以數(shù)據(jù)通道0發(fā)送給主機。
(3)HS信號電平判決和建立/保持時間容限(GROUP3:HS-RXVOLTAGEANDSETUP/HOLDREQUIREMENTS):其中包含了被測件對于HS信號共模電壓、差分電壓、單端電壓、共模噪聲、建立/保持時間的容限測試等。(TestIDs:2.3.1,2.3.2,2.3.3,2.3.4,2.3.5,2.3.6,2.3.7.2.3.8)
(4)HS信號時序容限測試(GROUP4:HS-RXTIMERREQUIREMENTS):其中包含了對于HS和LP間狀態(tài)切換時的一系列時序參數(shù)的容限測試。(TestIDs;2.4.1,2.4.22.4.3,2.4.4,2.4.5,2.4.6,2.4.7,2.4.8,2.4.9,2.4.10,2.4.11)
D-PHY的接收端測試中,需要用到多通道的碼型發(fā)生以產(chǎn)生多通道的D-PHY的信號,碼型發(fā)生器需要在軟件的控制下改變HS/LP信號的電平、偏置、注入噪聲、改變時序關(guān)系等。圖13.13是以Agilent公司的81250并行誤碼儀平臺構(gòu)建的一套D-PHY信號的接收容限測試系統(tǒng)。 MIPI物理層一致性測試是一種用于檢測MIPI接口物理層性能是否符合規(guī)范的測試方法;
關(guān)于MIPI測試一,
MIPI協(xié)議相關(guān)簡介
1,MIPI協(xié)議和聯(lián)盟MIPI協(xié)議,即移動產(chǎn)業(yè)處理器接口(MobileIndustryProcessorInterface簡稱MIPI)。MIPI是由諾基亞、ARM、意法半導(dǎo)體、德州儀器、英特爾、飛思卡爾等廠商聯(lián)盟發(fā)起的為移動應(yīng)用處理器制定的開放標(biāo)準和一個規(guī)范。隨著客戶要求手機攝像頭像素越來越高同時要求高的傳輸速度傳統(tǒng)的并口傳輸越來越受到挑戰(zhàn)。提高并口傳輸?shù)妮敵鰰r鐘是一個辦法但會導(dǎo)致系統(tǒng)的EMC設(shè)計變得越來困難,增加傳輸線的位數(shù)是但是這又不符合小型化的趨勢。采用MIPI接口的模組相較于并口具有速度快、傳輸數(shù)據(jù)量大、功耗低、抗干擾好的優(yōu)點越來越受到客戶的青睞并在迅速增長。 MIPI規(guī)范為IIoT應(yīng)用程序提供了哪些好處;青海機械MIPI測試
MIPI CSI/DSI接口從物理層到協(xié)議層的整體測試方案;青海機械MIPI測試