貴州DDR一致性測試方案商

來源: 發(fā)布時間:2024-02-06

克勞德高速數(shù)字信號測試實(shí)驗(yàn)室

DDR SDRAM即我們通常所說的DDR內(nèi)存,DDR內(nèi)存的發(fā)展已經(jīng)經(jīng)歷了五代,目前 DDR4已經(jīng)成為市場的主流,DDR5也開始進(jìn)入市場。對于DDR總線來說,我們通常說的 速率是指其數(shù)據(jù)線上信號的快跳變速率。比如3200MT/s,對應(yīng)的工作時鐘速率是 1600MHz。3200MT/s只是指理想情況下每根數(shù)據(jù)線上比較高傳輸速率,由于在DDR總線 上會有讀寫間的狀態(tài)轉(zhuǎn)換時間、高阻態(tài)時間、總線刷新時間等,因此其實(shí)際的總線傳輸速率 達(dá)不到這個理想值。 DDR眼圖測試及分析DDR穩(wěn)定性測試\DDR2一致性測試;貴州DDR一致性測試方案商

貴州DDR一致性測試方案商,DDR一致性測試

自動化一致性測試

因?yàn)镈DR3總線測試信號多,測試參數(shù)多,測試工作量非常大,所以如果不使用自動化 的方案,則按Jedec規(guī)范完全測完要求的參數(shù)可能需要7?14天。提供了全自動的DDR測試 軟件,包括:支持DDR2/LPDDR2的N5413B軟件;支持DDR3/LPDDR3的U7231B軟件; 支持DDR4的N6462A軟件。DDR測試軟件的使用非常簡便,用戶只需要 按順序選擇好測試速率、測試項(xiàng)目并根據(jù)提示進(jìn)行參數(shù)設(shè)置和連接,然后運(yùn)行測試軟件即可。 DDR4測試軟件使用界面的例子。 河北信息化DDR一致性測試DDR1 電氣一致性測試應(yīng)用軟件。

貴州DDR一致性測試方案商,DDR一致性測試

由于讀/寫時序不一樣造成的另一個問題是眼圖的測量。在DDR3及之前的規(guī)范中沒 有要求進(jìn)行眼圖測試,但是很多時候眼圖測試是一種快速、直觀衡量信號質(zhì)量的方法,所以 許多用戶希望通過眼圖來評估信號質(zhì)量。而對于DDR4的信號來說,由于時間和幅度的余量更小,必須考慮隨機(jī)抖動和隨機(jī)噪聲帶來的誤碼率的影響,而不是做簡單的建立/保  持時間的測量。因此在DDR4的測試要求中,就需要像很多高速串行總線一樣對信號疊加  生成眼圖,并根據(jù)誤碼率要求進(jìn)行隨機(jī)成分的外推,然后與要求的小信號張開窗口(類似  模板)進(jìn)行比較。圖5 . 8是DDR4規(guī)范中建議的眼圖張開窗口的測量方法(參考資料: JEDEC     STANDARD    DDR4     SDRAM,JESD79-4)。

每個DDR芯片獨(dú)享DOS,DM信號;四片DDR芯片共享RAS#,CAS#,CS#,WE#控制信號。

DDR工作頻率為133MHz。

DDR 控制器選用Xilinx公司的 FPGA,型號為XC2VP30 6FF1152C

得到這個設(shè)計需求之后,我們首先要進(jìn)行器件選型,然后根據(jù)所選的器件,準(zhǔn)備相關(guān)的設(shè)計資料。一般來講,對于經(jīng)過選型的器件,為了使用這個器件進(jìn)行相關(guān)設(shè)計,需要有如下資料。

器件數(shù)據(jù)手冊Datasheet:這個是必須要有的。如果沒有器件手冊,是沒有辦法進(jìn)行設(shè)計的(一般經(jīng)過選型的器件,設(shè)計工程師一定會有數(shù)據(jù)手冊)。 DDR3和 DDR4設(shè)計分成幾個方面:仿真、有源信號驗(yàn)證和功能測試。用于電氣物理層、協(xié)議層和功能測試解決方案。

貴州DDR一致性測試方案商,DDR一致性測試

對DDR5來說,設(shè)計更為復(fù)雜,仿真軟件需要幫助用戶通過應(yīng)用IBIS模型針對基于 DDR5顆粒或DIMM的系統(tǒng)進(jìn)行仿真驗(yàn)證,比如仿真驅(qū)動能力、隨機(jī)抖動/確定性抖動、寄 生電容、片上端接ODT、信號上升/下降時間、AGC(自動增益控制)功能、4taps DFE(4抽頭 判決反饋均衡)等。

DDR的讀寫信號分離

對于DDR總線來說,真實(shí)總線上總是讀寫同時存在的。規(guī)范對于讀時序和寫時序的 相關(guān)時間參數(shù)要求是不一樣的,讀信號的測量要參考讀時序的要求,寫信號的測量要參考寫 時序的要求。因此要進(jìn)行DDR信號的測試,第一步要做的是從真實(shí)工作的總線上把感興 趣的讀信號或者寫信號分離出來。JEDEC協(xié)會規(guī)定的DDR4總線的 一個工作時 序圖(參考資料: JEDEC STANDARD DDR4 SDRAM,JESD79-4),可以看到對于讀和寫信 號來說,DQS和DQ間的時序關(guān)系是不一樣的。 DDR 設(shè)計和測試解決方案;貴州DDR一致性測試方案商

DDR5 一致性測試應(yīng)用軟件。貴州DDR一致性測試方案商

對于嵌入式應(yīng)用的DDR的協(xié)議測試, 一般是DDR顆粒直接焊接在PCB板上,測試可 以選擇針對邏輯分析儀設(shè)計的BGA探頭。也可以設(shè)計時事先在板上留測試點(diǎn),把被測信 號引到一些按一定規(guī)則排列的焊盤上,再通過相應(yīng)探頭的排針頂在焊盤上進(jìn)行測試。

協(xié)議測試也可以和信號質(zhì)量測試、電源測試結(jié)合起來,以定位由于信號質(zhì)量或電源問題 造成的數(shù)據(jù)錯誤。圖5.23是一個LPDDR4的調(diào)試環(huán)境,測試中用邏輯分析儀觀察總線上 的數(shù)據(jù),同時用示波器檢測電源上的紋波和瞬態(tài)變化,通過把總線解碼的數(shù)據(jù)和電源瞬態(tài)變 化波形做時間上的相關(guān)和同步觸發(fā),可以定位由于電源變化造成的總線讀/寫錯誤問題。 貴州DDR一致性測試方案商