2,MIPID-PHY測試項目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value MIPI測試 D-PHY物理層自動一致性;HDMI測試MIPI測試銷售價格
MIPI-DSI接口電路構(gòu)架
MIPI-DSI從機接口電路主要包括4個模塊:物理傳輸層模塊、通道管理層模塊、協(xié)議層模塊以及應(yīng)用層模塊。
物理傳輸層:接收時鐘通道、數(shù)據(jù)通道0和數(shù)據(jù)通道1的高擺幅低功耗序列信號,并進行序列檢測,當(dāng)檢測到高速接收請求時,時鐘通道接收高速率低擺幅的差分DDR時鐘信號,并進行四分頻為數(shù)據(jù)處理邏輯提供并行數(shù)據(jù)傳輸時鐘,數(shù)據(jù)通道接收高速率低擺幅的差分數(shù)據(jù)信號,并進行串并轉(zhuǎn)換輸出8位的并行數(shù)據(jù)到通道管理層,數(shù)據(jù)通道0在檢測進入Escape模式時,則接收高擺幅低速率的數(shù)據(jù)和命令,并進行串并轉(zhuǎn)換輸出到通道管理層;在檢測到TA(turnaround)請求時,則將從機的數(shù)據(jù)或命令進行串行化,以數(shù)據(jù)通道0發(fā)送給主機。 HDMI測試MIPI測試銷售價格MIPI接口高速接收電路設(shè)計;
MIPI是一個比較新的標(biāo)準(zhǔn),其規(guī)范也在不斷修改和改進,目前比較成熟的接口應(yīng)用有DSI(顯示接口)和CSI(攝像頭接口)。CSI/DSI分別是指其承載的是針對Camera或Display應(yīng)用,都有復(fù)雜的協(xié)議結(jié)構(gòu)。以DSI為例,其協(xié)議層結(jié)構(gòu)如下:
CSI/DSI的物理層(PhyLayer)由專門的WorkGroup負責(zé)制定,其目前的標(biāo)準(zhǔn)是D-PHY。D-PHY采用1對源同步的差分時鐘和1~4對差分數(shù)據(jù)線來進行數(shù)據(jù)傳輸。數(shù)據(jù)傳輸采用DDR方式,即在時鐘的上下邊沿都有數(shù)據(jù)傳輸。
D-PHY的物理層支持HS(HighSpeed)和LP(LowPower)兩種工作模式。HS模式下采用低壓差分信號,功耗較大,但是可以傳輸很高的數(shù)據(jù)速率(數(shù)據(jù)速率為80M~1Gbps);LP模式下采用單端信號,數(shù)據(jù)速率很低(<10Mbps),但是相應(yīng)的功耗也很低。兩種模式的結(jié)合保證了MIPI總線在需要傳輸大量數(shù)據(jù)(如圖像)時可以高速傳輸,而在不需要大數(shù)據(jù)量傳輸時又能夠減少功耗。
CSI接口
CSI-2是一個單或雙向差分串行界面,包含時鐘和數(shù)據(jù)信號。CSI-2的層次結(jié)構(gòu):CSI-2由應(yīng)用層、協(xié)議層、物理層組成。
協(xié)議層包含三層:
像素/字節(jié)打包/解包層,
LLP(LowLevelProtocol)層,
關(guān)于MIPI測試一,
MIPI協(xié)議相關(guān)簡介
1,MIPI協(xié)議和聯(lián)盟MIPI協(xié)議,即移動產(chǎn)業(yè)處理器接口(MobileIndustryProcessorInterface簡稱MIPI)。MIPI是由諾基亞、ARM、意法半導(dǎo)體、德州儀器、英特爾、飛思卡爾等廠商聯(lián)盟發(fā)起的為移動應(yīng)用處理器制定的開放標(biāo)準(zhǔn)和一個規(guī)范。隨著客戶要求手機攝像頭像素越來越高同時要求高的傳輸速度傳統(tǒng)的并口傳輸越來越受到挑戰(zhàn)。提高并口傳輸?shù)妮敵鰰r鐘是一個辦法但會導(dǎo)致系統(tǒng)的EMC設(shè)計變得越來困難,增加傳輸線的位數(shù)是但是這又不符合小型化的趨勢。采用MIPI接口的模組相較于并口具有速度快、傳輸數(shù)據(jù)量大、功耗低、抗干擾好的優(yōu)點越來越受到客戶的青睞并在迅速增長。 MIPI-DSI從機接口電路主要包括4個模塊:物理傳輸層模塊、通道管理層模塊、協(xié)議層模塊以及應(yīng)用層模塊;
MIPI-DS
IMIPI-DSI是一種應(yīng)用于顯示技術(shù)的串行接口,兼容DPI(顯示像素接口,Display Pixel Interface)、DBI(顯示總線接口,Display Bus Interface)和DCS(顯示命令集,Display Command Set),以串行的方式發(fā)送像素信息或指令給外設(shè),而且從外設(shè)中讀取狀態(tài)信息或像素信息,而且在傳輸?shù)倪^程中享有自己的通信協(xié)議,包括數(shù)據(jù)包格式和糾錯檢錯機制。下圖所示的是MIPI-DSI接口的簡單示意圖。MIPI-DSI具備高速模式和低速模式兩種工作模式,全部數(shù)據(jù)通道都可以用于單向的高速傳輸,但只有個數(shù)據(jù)通道才可用于低速雙向傳輸,從屬端的狀態(tài)信息、像素等格式通過該數(shù)據(jù)通道返回。時鐘通道于在高速傳輸數(shù)據(jù)的過程中傳輸同步時鐘信號。此外,一個主機端可允許同時與多個從屬端進行通信。 信號完整性測試:檢查MIPI信號傳輸?shù)目煽啃院头€(wěn)定性,包括檢測信號波形的噪聲、抖動、失真等;HDMI測試MIPI測試銷售價格
MIPI測試有什么作用?HDMI測試MIPI測試銷售價格
MIPIMobileIndustryProcessorInterface是2003年由ARM,Nokia,STTI等公司成立的一個聯(lián)盟),目的是把手機內(nèi)部的接口如攝像頭、顯示屏接口、射頻基帶接口等標(biāo)準(zhǔn)化,從而減少手機設(shè)計的復(fù)雜程度和增加設(shè)計靈活性。MIPI聯(lián)盟下面有不同的WorkGroup,分別定義了一系列的手機內(nèi)部接口標(biāo)準(zhǔn)比如攝像頭接口CSI、顯示接口DSI、射頻接口DigRF、麥克風(fēng)喇叭接口SLIMbus等。統(tǒng)一接口標(biāo)準(zhǔn)的好處是手機廠商根據(jù)需要可以從市面上靈活選擇不同的芯片和模組,更改設(shè)計和功能時更加快捷方便。。HDMI測試MIPI測試銷售價格