PCIe4.0的測(cè)試夾具和測(cè)試碼型要進(jìn)行PCIe的主板或者插卡信號(hào)的一致性測(cè)試(即信號(hào)電氣質(zhì)量測(cè)試),首先需要使用PCIe協(xié)會(huì)提供的夾具把被測(cè)信號(hào)引出。PCIe的夾具由PCI-SIG定義和銷(xiāo)售,主要分為CBB(ComplianceBaseBoard)和CLB(ComplianceLoadBoard)。對(duì)于發(fā)送端信號(hào)質(zhì)量測(cè)試來(lái)說(shuō),CBB用于插卡的測(cè)試,CLB用于主板的測(cè)試;但是在接收容限測(cè)試中,由于需要把誤碼儀輸出的信號(hào)通過(guò)夾具連接示波器做校準(zhǔn),所以無(wú)論是主板還是插卡的測(cè)試,CBB和CLB都需要用到。PCI-E測(cè)試信號(hào)完整性測(cè)試解決方案;湖北P(pán)CI-E測(cè)試檢修
要精確產(chǎn)生PCle要求的壓力眼圖需要調(diào)整很多參數(shù),比如輸出信號(hào)的幅度、預(yù)加重、 差模噪聲、隨機(jī)抖動(dòng)、周期抖動(dòng)等,以滿足眼高、眼寬和抖動(dòng)的要求。而且各個(gè)調(diào)整參數(shù)之間 也會(huì)相互制約,比如調(diào)整信號(hào)的幅度時(shí)除了會(huì)影響眼高也會(huì)影響到眼寬,因此各個(gè)參數(shù)的調(diào) 整需要反復(fù)進(jìn)行以得到 一個(gè)比較好化的組合。校準(zhǔn)中會(huì)調(diào)用PCI-SIG的SigTest軟件對(duì)信號(hào) 進(jìn)行通道模型嵌入和均衡,并計(jì)算的眼高和眼寬。如果沒(méi)有達(dá)到要求,會(huì)在誤碼儀中進(jìn) 一步調(diào)整注入的隨機(jī)抖動(dòng)和差模噪聲的大小,直到眼高和眼寬達(dá)到參數(shù)要求。湖北P(pán)CI-E測(cè)試檢修PCI-E PCI-E 2.0,PCI-E 3.0插口區(qū)別是什么?
雖然在編碼方式和芯片內(nèi)部做了很多工作,但是傳輸鏈路的損耗仍然是巨大的挑戰(zhàn),特 別是當(dāng)采用比較便宜的PCB板材時(shí),就不得不適當(dāng)減少傳輸距離和鏈路上的連接器數(shù)量。 在PCIe3.0的8Gbps速率下,還有可能用比較便宜的FR4板材在大約20英寸的傳輸距離 加2個(gè)連接器實(shí)現(xiàn)可靠信號(hào)傳輸。在PCle4.0的16Gbps速率下,整個(gè)16Gbps鏈路的損耗 需要控制在-28dB @8GHz以?xún)?nèi),其中主板上芯片封裝、PCB/過(guò)孔走線、連接器的損耗總 預(yù)算為-20dB@8GHz,而插卡上芯片封裝、PCB/過(guò)孔走線的損耗總預(yù)算為-8dB@8GHz。
整個(gè)鏈路的長(zhǎng)度需要控制在12英寸以?xún)?nèi),并且鏈路上只能有一個(gè)連接器。如果需要支持更 長(zhǎng)的傳輸距離或者鏈路上有更多的連接器,則需要在鏈路中插入Re-timer芯片對(duì)信號(hào)進(jìn)行 重新整形和中繼。圖4.6展示了典型的PCle4.0的鏈路模型以及鏈路損耗的預(yù)算,圖中各 個(gè)部分的鏈路預(yù)算對(duì)于設(shè)計(jì)和測(cè)試都非常重要,對(duì)于測(cè)試部分的影響后面會(huì)具體介紹。
PCle5.0接收端CILE均衡器的頻率響應(yīng)PCIe5.0的主板和插卡的測(cè)試方法與PCIe4.0也是類(lèi)似,都需要通過(guò)CLB或者CBB的測(cè)試夾具把被測(cè)信號(hào)引出接入示波器進(jìn)行發(fā)送信號(hào)質(zhì)量測(cè)試,并通過(guò)誤碼儀的配合進(jìn)行LinkEQ和接收端容限的測(cè)試。但是具體細(xì)節(jié)和要求上又有所區(qū)別,下面將從發(fā)送端和接收端測(cè)試方面分別進(jìn)行描述。
PCIe5.0發(fā)送端信號(hào)質(zhì)量及LinkEQ測(cè)試PCIe5.0的數(shù)據(jù)速率高達(dá)32Gbps,因此信號(hào)邊沿更陡。對(duì)于PCIe5.0芯片的信號(hào)測(cè)試,協(xié)會(huì)建議的測(cè)試用的示波器帶寬要高達(dá)50GHz。對(duì)于主板和插卡來(lái)說(shuō),由于測(cè)試點(diǎn)是在連接器的金手指處,信號(hào)經(jīng)過(guò)PCB傳輸后邊沿會(huì)變緩一些,所以信號(hào)質(zhì)量測(cè)試規(guī)定的示波器帶寬為33GHz。但是,在接收端容限測(cè)試中,由于需要用示波器對(duì)誤碼儀直接輸出的比較快邊沿的信號(hào)做幅度和預(yù)加重校準(zhǔn),所以校準(zhǔn)用的示波器帶寬還是會(huì)用到50GHz。 PCI-E的信號(hào)測(cè)試中否一定要使用一致性測(cè)試碼型?
·項(xiàng)目2.6Add-inCardLaneMarginingat16GT/s:驗(yàn)證插卡能通過(guò)LaneMargining功能反映接收到的信號(hào)質(zhì)量,針對(duì)16Gbps速率?!ろ?xiàng)目2.7SystemBoardTransmitterSignalQuality:驗(yàn)證主板發(fā)送信號(hào)質(zhì)量,針對(duì)2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ?xiàng)目2.8SystemBoardTransmitterPresetTest:驗(yàn)證插卡發(fā)送信號(hào)的Preset值是否正確,針對(duì)8Gbps和16Gbps速率?!ろ?xiàng)目2.9SystemBoardTransmitterLinkEqualizationResponseTest:驗(yàn)證插卡對(duì)于鏈路協(xié)商的響應(yīng)時(shí)間,針對(duì)8Gbps和16Gbps速率?!ろ?xiàng)目2.10SystemLaneMarginingat16GT/s:驗(yàn)證主板能通過(guò)LaneMargining功能反映接收到的信號(hào)質(zhì)量,針對(duì)16Gbps速率?!ろ?xiàng)目2.11AddinCardReceiverLinkEqualizationTest:驗(yàn)證插卡在壓力信號(hào)下的接收機(jī)性能及誤碼率,要求可以和對(duì)端進(jìn)行鏈路協(xié)商并相應(yīng)調(diào)整對(duì)端的預(yù)加重,針對(duì)8Gbps和16Gbps速率。被測(cè)件發(fā)不出標(biāo)準(zhǔn)的PCI-E的一致性測(cè)試碼型,為什么?天津PCI-E測(cè)試代理品牌
PCI-E 3.0數(shù)據(jù)速率的變化;湖北P(pán)CI-E測(cè)試檢修
測(cè)試類(lèi)型8Gbps速率16Gbps速率插卡RX測(cè)試眼寬:41.25ps+0/—2ps眼寬:18.75ps+0.5/-0.5ps眼高:46mV+0/-5mV眼高:15mV+1.5/-1.5mV主板RX測(cè)試眼寬:45ps+0/-2ps眼寬:18.75ps+0.5/-0.5ps眼高:50mV+0/-5mV眼高:15mV+1.5/-1.5mV 校準(zhǔn)時(shí),信號(hào)的參數(shù)分析和調(diào)整需要反復(fù)進(jìn)行,人工操作非常耗時(shí)耗力。為了解決這個(gè) 問(wèn)題,接收端容限測(cè)試時(shí)也會(huì)使用自動(dòng)測(cè)試軟件,這個(gè)軟件可以提供設(shè)置和連接向?qū)?、控?誤碼儀和示波器完成自動(dòng)校準(zhǔn)、發(fā)出訓(xùn)練碼型把被測(cè)件設(shè)置成環(huán)回狀態(tài),并自動(dòng)進(jìn)行環(huán)回?cái)?shù) 據(jù)的誤碼率統(tǒng)計(jì)。圖4 . 18是典型自動(dòng)校準(zhǔn)和接收容限測(cè)試軟件的界面,以及相應(yīng)的測(cè)試湖北P(pán)CI-E測(cè)試檢修
深圳市力恩科技有限公司致力于儀器儀表,是一家貿(mào)易型公司。公司業(yè)務(wù)分為實(shí)驗(yàn)室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀等,目前不斷進(jìn)行創(chuàng)新和服務(wù)改進(jìn),為客戶提供良好的產(chǎn)品和服務(wù)。公司秉持誠(chéng)信為本的經(jīng)營(yíng)理念,在儀器儀表深耕多年,以技術(shù)為先導(dǎo),以自主產(chǎn)品為重點(diǎn),發(fā)揮人才優(yōu)勢(shì),打造儀器儀表良好品牌。力恩科技憑借創(chuàng)新的產(chǎn)品、專(zhuān)業(yè)的服務(wù)、眾多的成功案例積累起來(lái)的聲譽(yù)和口碑,讓企業(yè)發(fā)展再上新高。